Granty a projekty

informace pocházejí z univerzitní databáze V3S

Řešitel:
doc. Ing. Martin Leso, Ph.D.
Spoluřešitelé:
doc. Ing. Vít Fábera, Ph.D.; Ing. Tomáš Musil, Ph.D.
Anotace:
Projekt se zaměřuje na vývoj a provozní ověření funkčního vzorku zařízení "Inteligentní konec vlaku“. Realizován bude zejména jeho přenosový, měřící, řídicí a napájecí systému, který bude ověřen v provozních podmínkách nákladní železniční dopravy. Výsledný funkční vzorek by měl obsahovat komponenty a funkční algoritmy umožňující realizaci prototypu a následné hromadné výroby komerčního výrobku, který by měl být zaveden jako interoperabilní prvek na železnicích EU.
Pracoviště:
Rok:
2023 - 2024
Program:
Program na podporu aplikovaného výzkumu, experimentálního vývoje a inovací v oblasti dopravy - DOPRAVA 2020+

Řešitel:
doc. Ing. Vít Fábera, Ph.D.
Spoluřešitelé:
Ing. Tomáš Musil, Ph.D.; Ing. Jindřich Sadil, Ph.D.
Anotace:
Laboratoř pro výuku elektrotechniky disponuje pěti soupravami pro výuku analogových obvodů a digitální obvodů od výrobce RC Didactic. Ústav K614 společně s K620 zajišťuje výuku elektrotechnických předmětů pro obor TUL a PIL - Základy elektrotechniky 1, Základy elektrotechniky 2, Základy elektroniky. Mimo seminárních cvičení probíhají i laboratorní cvičení, kde se tyto soupravy intenzivně využívají - jak analogové, tak i číslicové sady. Nákupem dalších modulů k soupravám by bylo umožněno připravit nové úlohy a zjednodušit studentům zapojení úloh stávajících. Soupravy se také využívají v rámci výuky volitelného předmětu Aplikovaná elektronika bakalářského oboru ITS.
Pracoviště:
Rok:
2022 - 2022
Program:
Vnitřní soutěž PPSR

Řešitel:
Ing. Jakub Řada
Spoluřešitelé:
Martin Dostál; doc. Ing. Vít Fábera, Ph.D.; Ing. Tomáš Musil, Ph.D.
Anotace:
Komprese je jedním ze způsobů, jak redukovat objem dat. Multistreamový kompresní algoritmus představuje perspektivní metodu komprese dat, jejíž možnosti nikdy nebyly plně prozkoumány. Tento výzkum bude navazovat na první hardwarovou implementaci, která představuje základní verzi algoritmu. Plánovaná implementace tedy bude optimalizována pro konkrétní hardwarovou architekturu, bloky s různými kódovacími metodami budou dynamicky rekonfigurovány v hardwarové platformě a bude využito kontextovosti pro redukci komprimovaných dat. Tyto techniky mají přinést komplexní zvýšení výkonu algoritmu. Dekompresní modul s využitím optimalizace a parciální rekonfigurace bude hardwarově implementovaný vůbec poprvé. Cílem projektu je zhodnocení implementovaných technik a následné porovnání s dosud vytvořenými implementacemi. Výsledky projektu budou publikovány a budou součástí disertační práce hlavního řešitele.
Pracoviště:
Rok:
2018 - 2019
Program:
Studentská grantová soutěž ČVUT - SGS18/151/OHK3/2T/16

Řešitel:
Ing. Tomáš Musil, Ph.D.
Spoluřešitelé:
doc. Ing. Martin Leso, Ph.D.
Anotace:
V odborné literatuře můžeme nalézt relativně velké množství prací teoreticky pojednávajících o testovacích strukturách jak aplikačně závislých, tak aplikačně nezávislých. Při řešení disertační práce, zaměřené na návrh bezpečných a spolehlivých systémů, jsem však narazil na problém absence konkrétního řešení na úrovni implementace. Cílem projektu je praktický návrh a implementace aplikačně nezávislých testovacích struktur a ověření jejich spolehlivosti jak testovacími stimuly, tak provozem. Testovací struktury budou navrženy pro obvody FPGA Xilinx Virtex-4 a Virtex-5 které svými vlastnostmi v současné době nejlépe odpovídaji požadavkům, které klade řešení mé disertační práce. Kromě praktického využití v disertační práci plánuji prezentovat výsledky na konferenci Euromicro 2011.
Pracoviště:
Rok:
2011 - 2011
Program:
Studentská grantová soutěž ČVUT - SGS11/076/OHK3/1T/16

Řešitel:
Ing. Tomáš Musil, Ph.D.
Spoluřešitelé:
doc. Ing. Martin Leso, Ph.D.
Anotace:
V rámci disertační práce se zaměřuji na problematiku využití programovatelných hradlových polí FPGA v systémech pro řízení a zabezpečení železniční dopravy. Hlavním cílem práce je zajištění vysoké bezpečnosti a spolehlivosti výsledné aplikace s využitím diversifikace návrhu a použitím technik dynamické rekonfigurace. Práce bude prakticky presentována na reálném zařízení "Automatický elektronický blok ABE-1".
Pracoviště:
Rok:
2008 - 2008
Program:
IGS ČVUT - CTU0804916